HiperLCS设计用于半桥LLC转换器, 即高效率谐振变频转换器的设计。
HiperLCS是一个内置驱动器和半桥MOSFET的LLC控制芯片。LLC转换器要求在开关半周期之间具有固定的死区时间。 连接于DT/BF引脚、 VREF引脚和接地引脚之间的电阻分压器用于设定死区时间、 最大启动频率以及脉冲阈值频率。
反馈(FB)引脚是反馈环路的频率控制输入端。 频率与反馈引脚电流成正比。 反馈引脚V-I特征类似于一个接地二极管。
HiperLCS设计用于半桥LLC转换器, 即高效率谐振变频转换器的设计。
HiperLCS是一个内置驱动器和半桥MOSFET的LLC控制芯片。LLC转换器要求在开关半周期之间具有固定的死区时间。 连接于DT/BF引脚、 VREF引脚和接地引脚之间的电阻分压器用于设定死区时间、 最大启动频率以及脉冲阈值频率。
反馈(FB)引脚是反馈环路的频率控制输入端。 频率与反馈引脚电流成正比。 反馈引脚V-I特征类似于一个接地二极管。