最新回复
回复 Amy Luo:看了参考设计,其他外围都跟参考设计相同,不同的是,我们使用TUSB8020B 去分CPU的USB3.0端口,一分为二,其中一路USB3.0是去了TypeC座子,USB2.0越过了HUB芯片,直接去了TypeC的座子。HUB上,USB2.0的脚全部悬空了。...
查看全部回复>>对于Serder,选择高频和低频,对于信号传输质量抗扰有什么影响?
使用ADS1120将输入短接到(AVDD+AVSS)/2时,采样输出是1333的值,采样值不应该是0吗?
尊敬的TI工程师,请问能否帮我看一下我的LM25116降压电路的PCB布局是否合理?降压电路输入7-42V,输出5V20A,原理图由webench生成并选择开关频率为50kHz,由于webench推荐的MOSCSD18540Q5B不太好布线,因此我选择了英飞凌的IPD033N06N,以下是我的PCB文件(Al...
德州仪器在线技术支持社区为中国电子工程师解答技术难题,提供技术支持。德仪社区涉及模拟电子技术、单片机、MCU、嵌入式系统、DSP、数字信号处理,是采用TI芯片设计的电子工程师首选的技术交流平台。
输出加上CLC(π型)滤波器先看看;应该有改善;如果没改善建议换电源芯片,换带COT或者DCM功能的,效果应该很好。现在是PSM的,轻负载纹波比较大;如果是强制PWM模式的,则好很多思考、学习、感恩、豁达...
首先,这个信号算是控制DDR状态的信号,具体可百度;但是我应用这个EN脚时,大部分会连接受控的3.3V电源,也就是3.3V可断电,此举是实现机器待机的一种做法(机器待机根据外设等分很多种,如DDR掉电、DDR不掉电、外设...
您好,误差有多少?理论上来说自带激励源应该是比外接激励更稳定吧。
您好,ADS8688A的AIN_nGND与TLP7820的Vout-连接,那么TPL8620的Vout-输出多少?因为您这里提到TPL8520的VId=(Vout+)-(Vout-)的电压范围为0~2.5V,如果Vout- 为0V,那么就能和ADS8688A的AIN_nGND连接。...
您好,我看了下datasheet,EN接到SLP_S3 是专门在DDR VTT 应用上时,需要EN接在 SLP_S3上。在其他应用上, EN用来on/off 控制。SLP_S3 这个引脚我理解的是suspend的S3状态,SLP_S3 中的SLP我理解的是休眠, 因为休...
互联网违法不良信息举报
Reporting Internet Illegal and Bad Information