标题 | 下载量 | 时间 |
---|---|---|
时钟抖动时域分析,第 2 部分 | 306 | 2013-05-20 |
AC Coupling Between Differential LVPECL, LVDS, HSTL and CML | 301 | 2013-05-17 |
基于锁相环 (PLL) 的时钟驱动器:优势与成本 | 326 | 2013-05-17 |
时钟及记时选择指南 | 324 | 2013-05-17 |
Using the CDCE72010 as a Frequency Synthesizer | 317 | 2013-05-17 |
时钟分配电路中的 EMI 防护 | 341 | 2013-05-17 |
DDR2 Memory Interface Clocks and Registers - Overview | 326 | 2013-05-17 |
Using the CDCE421 as a Frequency Synthesizer | 319 | 2013-05-17 |
LAN & WAN clock generation and muxing using the CDCE62005 | 294 | 2013-05-17 |
时钟和定时选择指南 (Rev. A) | 298 | 2013-05-17 |
CDC Cross Reference Spreadsheet | 342 | 2013-05-17 |
可调参考电压源为电路设计者提供了极大的灵活性,因为该参考电压不再局限于制造商的预设值。从输出到反馈引脚,可调输出通常会配置一个分压器,如图1所 ...