• 19
    回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

PI 产品EMI优化

EMI(电磁干扰)是指因辐射/发射(Emission)电磁波而对环境产生的干扰。

1)元件位置合理布局以及减小初级和次级功率电路所形成的环路面积有助于降低辐射及传导EMI。应注意开关节点/走线远离安静的节点/走线。

2) 电源输入端通常需要使用共模扼流圈来充分衰减共模噪声。在变压器上使用屏蔽绕组可以达到同样的目的。屏蔽绕组还可以与输入端的共模滤波电感配合使用,以实现更佳的传导及辐射EMI裕量。

3)连接输出SR FETRC缓冲器所采用元件的值有助于降低高频辐射及传导EMI

4) 可以在输入整流电路使用一个由差模电感和电容组成的π型滤波器,以降低低频差模EMI

5)电源输出端并联一个1 mF或更高的陶瓷电容有助于降低辐射EMI

全部回复(19)
正序查看
倒序查看
CDJ01
LV.4
2
2022-04-27 15:10

总结的很详细,一个从源头降低干扰(减小环路面积),再就是堵(加滤波器、电容)

0
回复
tanb006
LV.10
3
2022-04-27 22:44

道理都对,只是做的时候经常发现根本做不到。

如果不限制外形,倒是有可能做出样板电源,最多在实验室待着而已。

0
回复
小燕纸
LV.4
4
2022-04-27 23:09

降低EMI的方法很实用,学习了

0
回复
鲁珀特
LV.4
5
2022-04-28 14:14

总的来说对于高频是优先布局布线,减少环路面积。

0
回复
tabing_dt
LV.10
6
2022-05-04 20:00
@鲁珀特
总的来说对于高频是优先布局布线,减少环路面积。

电子线路板EMS的问题与PCB的地走线,地回路,接地的位置及接地点方式有关!

0
回复
2022-05-04 20:03
@tabing_dt
电子线路板EMS的问题与PCB的地走线,地回路,接地的位置及接地点方式有关!

布局时滤波电路的元件布局及 走线,对文波处理的效果差异还是比较明显的。

0
回复
cmdz002
LV.5
8
2022-05-21 09:43

变压器上使用的屏蔽绕组怎么绕接哪里是个技术活,也可能要经过多次实验。

0
回复
鲁珀特
LV.4
9
2022-05-21 18:56

结合实际的分析讲解很细致,感谢分享。

0
回复
tanb006
LV.10
10
2022-05-24 10:52

第五条,电源输出端并联一个mF或更高的陶瓷电容有助于降低辐射EMI。

陶瓷电容有这么高容量的吗?不考虑成本的堆料只有不差钱的研发工程师能干出来。

0
回复
liweicheng
LV.7
11
2022-05-25 18:14

电源输出端并联一个mF或更高的陶瓷电容有助于降低辐射EMI,CE还是RE会好呢?那个频率阶段的会好呢

0
回复
小燕纸
LV.4
12
2022-05-29 13:33

可以在输入整流电路使用一个由差模电感和电容组成的π型滤波器

0
回复
鲁珀特
LV.4
13
2022-06-23 10:50

提供了很好的解决思路

0
回复
小燕纸
LV.4
14
2022-06-28 20:39

电源输入端通常需要使用共模扼流圈来充分衰减共模噪声

0
回复
htwdb
LV.5
15
2022-07-21 22:29

疑虑:看到有些产品设计,比如U1 IC芯片下PCB设计沟型槽,而且沟型槽涂抹硅胶,对于EMI来说是否有意义,起到爬电隔离作用吗?

0
回复
2022-07-27 22:44

使用共模扼流圈来充分衰减共模噪声

0
回复
2022-09-04 22:15
@鲁珀特
总的来说对于高频是优先布局布线,减少环路面积。

进行PCB设计时,一定要根据开关电源布板规则进行,尽可能的缩短开关电流回路面积.

0
回复
tabing_dt
LV.10
18
2022-09-04 22:44
@眼睛里的海
进行PCB设计时,一定要根据开关电源布板规则进行,尽可能的缩短开关电流回路面积.

就降压电路而言,输入端采用陶瓷电容+电解电容组合使用,陶瓷电容靠近芯片VIN与GND引脚

0
回复
dy-mb2U9pBf
LV.7
19
2022-09-27 08:18

这个优化方法是不是适用于所有的芯片,还是某一款具体的?看起来不错

0
回复
2023-01-13 09:49

PI的系列产品都集成了fluxlink技术可以降低EMI干扰,降低EMI元件成本。

0
回复