• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

IR2110驱动电路工作异常

各位前辈:我用IR2110驱动器搭了一个半桥臂驱动电路,如下图:

 

电路是仿着手册推荐电路搭的,LIN、HIN脚有幅值5V、占空比0.3的PWM进来,VDD、VCC的10V供电稳定,但是LO、HO不发波,LO是0V,HO是10V。这是为什么呢?

全部回复(22)
正序查看
倒序查看
2019-03-07 15:42
 

上图是手册推荐的电路图。
0
回复
jlh213
LV.6
3
2019-03-07 17:00
@邹姜一郎
[图片] 上图是手册推荐的电路图。
为什么把3脚和6脚连在一起?请解释?!
0
回复
2019-03-07 19:03
连在一起了吗?没有啊
0
回复
fendoulan
LV.1
5
2019-03-07 23:03
VCC和VB的二极管咋布的?
0
回复
2019-03-07 23:18
VDD是逻辑转换供电,10v偏高了,改成5v试试。
0
回复
MH370
LV.1
7
2019-03-08 00:36
和后级的主电路有关系,不加输入电源的话,高端输入是0V,但你是低端没有输出这就不太明白了
0
回复
2019-03-08 08:33
@jlh213
为什么把3脚和6脚连在一起?请解释?!
没连在一起,只是图中线交叉了一下。
0
回复
2019-03-08 08:35
@MH370
和后级的主电路有关系,不加输入电源的话,高端输入是0V,但你是低端没有输出这就不太明白了

/upload/community/2019/03/08/1552005277-36383.png?x-oss-process=image/watermark,g_center,image_YXJ0aWNsZS9wdWJsaWMvd2F0ZXJtYXJrLnBuZz94LW9zcy1wcm9jZXNzPWltYWdlL3Jlc2l6ZSxQXzQwCg,t_20

后级电路就是常规的全桥。

是的,我也很纳闷。

即使高端自举有问题,为什么低端都不发波?

0
回复
2019-03-08 08:41
@邹姜一郎
/upload/t/community/2019/03/08/1552005594-68540-600.png
V1是快恢复二极管,布在IR2110旁边。
0
回复
2019-03-08 08:55
@邹姜一郎
/upload/community/2019/03/08/1552005277-36383.png后级电路就是常规的全桥。是的,我也很纳闷。即使高端自举有问题,为什么低端都不发波?

原因看下6楼,2110的输入逻辑判断电平大约是2/3*VDD,你的输入电压偏低,或者VDD偏高了。

另外,建议从VCC接自举供电,电压加到12-15v。

0
回复
jlh213
LV.6
13
2019-03-08 11:14
@ymyangyong
原因看下6楼,2110的输入逻辑判断电平大约是2/3*VDD,你的输入电压偏低,或者VDD偏高了。另外,建议从VCC接自举供电,电压加到12-15v。[图片]
Logic inputs are compatible with standard CMOS or LSTTL output, down to 3.3V logic. 文档内说了,可以低至3.3V的输入电平的。
0
回复
2019-03-08 12:08
@jlh213
LogicinputsarecompatiblewithstandardCMOSorLSTTLoutput,downto3.3Vlogic.文档内说了,可以低至3.3V的输入电平的。
你没弄明白,这是两码事。
0
回复
2019-03-08 15:56
@ymyangyong
原因看下6楼,2110的输入逻辑判断电平大约是2/3*VDD,你的输入电压偏低,或者VDD偏高了。另外,建议从VCC接自举供电,电压加到12-15v。[图片]
谢谢!
0
回复
2019-03-08 16:04
@ymyangyong
原因看下6楼,2110的输入逻辑判断电平大约是2/3*VDD,你的输入电压偏低,或者VDD偏高了。另外,建议从VCC接自举供电,电压加到12-15v。[图片]
这张表的意思是指当供电VDD为10V时,输入电平必须大于7V,才能识别为高电平吗?
0
回复
2019-03-08 16:14
@ymyangyong
原因看下6楼,2110的输入逻辑判断电平大约是2/3*VDD,你的输入电压偏低,或者VDD偏高了。另外,建议从VCC接自举供电,电压加到12-15v。[图片]
是不是VDD和VCC分开供电比较好。其中VDD负责逻辑转换,给5V供电,当输入大于3.3V时,为高电平。而VCC给10V供电,用以发出10V的PWM。是这个意思吧?
0
回复
2019-03-08 16:17
@jlh213
LogicinputsarecompatiblewithstandardCMOSorLSTTLoutput,downto3.3Vlogic.文档内说了,可以低至3.3V的输入电平的。
估计当VDD小于5V时,3.3V才能识别为高电平。
0
回复
2019-03-08 16:26
@邹姜一郎
估计当VDD小于5V时,3.3V才能识别为高电平。

是的

0
回复
2019-03-08 16:34
@邹姜一郎
是不是VDD和VCC分开供电比较好。其中VDD负责逻辑转换,给5V供电,当输入大于3.3V时,为高电平。而VCC给10V供电,用以发出10V的PWM。是这个意思吧?
是的,VCC给12-15V,VDD5V
0
回复
2019-03-13 08:22
@ymyangyong
是的,VCC给12-15V,VDD给5V。
谢谢!
0
回复
BAMBOO1583
LV.1
22
2019-04-26 22:17
@ymyangyong
是的,VCC给12-15V,VDD给5V。
VDD和VCC分开供电,有必要将两路电源隔离输入吗?
0
回复
2019-04-27 23:20
@BAMBOO1583
VDD和VCC分开供电,有必要将两路电源隔离输入吗?
没必要
0
回复