微软公司宣布不再支持你正在使用的 IE浏览器,这会严重影响浏览网页,请使用微软最新的Edge浏览器
厂商专区
产品/技术
应用分类

你知道吗? PCB设计中的3W原则

2019-02-20 16:15 来源:互联网 编辑:niko

在PCB设计中,对于强干扰信号线和对干扰很敏感的信号线 产生的串扰,会存在于走线之间,这种不良影响不仅与时钟或周期信号有关,而且也会对系统中其他的重要走线,数据线、地址线、控制线和IO产生影响。问题的大多数来自时钟和周期信号,它们间的串扰将引起其他部分的功能性问题。

所以在时钟走线、差分线、视频、音频,复位线,以及其他系统关键电路等,多个高速信号线长距离走线的时,为了减少线与线之间的串扰,必须强制使用3W原则。

3W原则的概念:

为了保证线与线之间的距离足够大,当线与线中心间距不少于3倍线宽(如下图),如果线中心距不少于3倍线宽时,则可保持70%的线间电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W规则。

你知道吗? PCB设计中的3W原则

使用3W的原则基本出发点就是使走线间的耦合最小。

3W原则成立条件:

3W原则成立还与电路板的物理因素有关。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。

你知道吗? PCB设计中的3W原则

对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;

但对于两层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。

3W原则一般是在50欧姆特征阻抗传输线条件下成立。

标签: PCB设计 3W原则

声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。

相关阅读

微信关注
技术专题 更多>>
技术专题之EMC
技术专题之PCB

头条推荐

电子行业原创技术内容推荐
客服热线
服务时间:周一至周五9:00-18:00
微信关注
获取一手干货分享
免费技术研讨会
editor@netbroad.com
400-003-2006