微软公司宣布不再支持你正在使用的 IE浏览器,这会严重影响浏览网页,请使用微软最新的Edge浏览器
厂商专区
产品/技术
应用分类

芯片输出端口中下拉与上拉电阻何时使用?

2015-12-02 09:23 来源:电源网综合 编辑:铃铛

上拉电阻与下拉电阻在芯片输出端口上有着较为重要的作用,在很多电路设计中都会涉及到上拉电阻与下拉电阻的使用。在本文中,小编就将针对这些问题为大家介绍在芯片输出端口中,应该在什么时候使用上拉电阻和下拉电阻。

实际上,上拉电阻亦或者是下拉电阻都取决于设计者的需要。比如OC门多数都需要上拉电阻,而三极管的BE节、mos的GS一般需要下拉电阻的配合,再如IIC需要上拉电阻,CAN需要终端电阻。这些都是为了保持系统处于正确状态的需求。

一般来说,不管是上拉电阻还是下拉电阻,都是为了使系统在无效状态时不会因为干扰而误触发。比如有高效的电路多数要下拉电阻,低有效的要上拉电族,以便使系统处于隐性位。

上拉电阻和下拉电阻还可以保证I/O输出正确的状态,比如I/O口是OD/OC,不添加上拉电阻,就无法输出高电平,有些IC的I/O口可以选择push-pull Mode或者OD mode,而PUSH-PULL则不需要上拉。

本文对于芯片输出端口当中下拉电阻与上拉电阻的使用时机进行了探讨,从多个角度出发,解答了这个令多数新手感到困惑的问题。并对于选择电阻的原理进行了初步的解释,希望大家在阅读过本文之后能对上拉与下拉电阻的选择有进一步的了解。

声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。

相关阅读

微信关注
技术专题 更多>>
研发工程师的工具箱
智慧生活 创新未来

头条推荐

电子行业原创技术内容推荐
客服热线
服务时间:周一至周五9:00-18:00
微信关注
获取一手干货分享
免费技术研讨会
editor@netbroad.com
400-003-2006