微软公司宣布不再支持你正在使用的 IE浏览器,这会严重影响浏览网页,请使用微软最新的Edge浏览器
厂商专区
产品/技术
应用分类

联电完成14nm制程FinFET结构晶体管的芯片流片

2013-07-09 11:54 来源:电源网 编辑:娣雾儿

在Synopsys的协助下,台湾联电(UMC)首款基于14nm制程及FinFET晶体管技术的测试用芯片日前完成了流片。联电公司早前曾宣布明年下半年有意启动14nm制程FinFET产品的制造,而这次这款测试芯片完成流片设计则显然向实现这一目标又迈进了一步,当然流片完成之后还需要对过程工艺等等项目进行完善和改进,还有大量工作要做。

晶体管1

近年来,在台积电,Globalfoundries,三星等老牌代工商的冲击下,联电在代工行业的排名一再下跌,更何况Intel也开始染指代工市场。在之前一轮的28nm HKMG制程技术竞赛中,联电便落在了台积电的后面,所幸联电后来与IBM技术发展联盟达成了协议,要共同开发14/10nm级别FinFET制程技术。

当然,要把虚的电路设计高效快速地转换成实的可制造性好的实际电路布局,还离不开EDA软件的帮忙,这次联电的流片设计就是在Synopsys 的DesignWare和StarRC两款EDA软件的帮助下实现的。

标签: 晶体管 芯片流

声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。

相关阅读

微信关注
技术专题 更多>>
研发工程师的工具箱
智慧生活 创新未来

头条推荐

电子行业原创技术内容推荐
客服热线
服务时间:周一至周五9:00-18:00
微信关注
获取一手干货分享
免费技术研讨会
editor@netbroad.com
400-003-2006