• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

SG6848做反激时 占空比有一个小毛刺

我用SG6848做了一个60W的反激电源。但是发现GATE的驱动波形中有一个小毛刺。如图所示 

 

还有一个问题就是,在低压的时候,占空比严重超出了预期。设计的时候工作电压是85V-265,最大占空比0.4。但是直到电压上升到140V的时候,占空比才达到0.4然后电压越高占空比越低。但是在120V的时候占空比居然有0.55左右。更加不敢想象85V的时候的占空比了

全部回复(25)
正序查看
倒序查看
2011-04-21 15:01

我在测试前级采样电阻的时候,发现这个G极的波形占空比与这个采样电阻的波形占空比一样。采样电阻的波形中也有一个小毛刺

0
回复
asouth
LV.8
3
2011-04-22 10:00
@ope8363744
我在测试前级采样电阻的时候,发现这个G极的波形占空比与这个采样电阻的波形占空比一样。采样电阻的波形中也有一个小毛刺

是不是有干扰信号进去了?PCB布局怎么样?

0
回复
liuhou
LV.9
4
2011-04-22 11:57
这个是典型的大小波问题,你看下VDS是不是也是这样子。
0
回复
2011-04-22 15:22
@asouth
是不是有干扰信号进去了?PCB布局怎么样?
我把电流做小  这个毛刺就能消除。。。。
0
回复
2011-04-22 15:23
@liuhou
这个是典型的大小波问题,你看下VDS是不是也是这样子。
 我把G级的驱动电阻从100改成10   毛刺还是有,但是毛刺的峰值明显减小了很多。
0
回复
2011-04-22 16:28
@liuhou
这个是典型的大小波问题,你看下VDS是不是也是这样子。

我测了,VDS也是一样。我看VDS的波形,发现工作是一个CCM一个周期,DCM一个周期,这样交替工作

0
回复
2011-04-22 16:29
@asouth
是不是有干扰信号进去了?PCB布局怎么样?

我去改改试试

0
回复
asouth
LV.8
9
2011-04-22 16:49
@ope8363744
我测了,VDS也是一样。我看VDS的波形,发现工作是一个CCM一个周期,DCM一个周期,这样交替工作
Cs电容多大?改成680P或820P看看!
0
回复
ope8363744
LV.2
10
2011-04-22 16:54
@asouth
Cs电容多大?改成680P或820P看看!

饿。。。。我没加。。。。我直接是从采样电阻上直接连到了IC的CS口。限流电阻也没加

0
回复
asouth
LV.8
11
2011-04-22 17:20
@ope8363744
饿。。。。我没加。。。。我直接是从采样电阻上直接连到了IC的CS口。限流电阻也没加[图片]

加1K与471再试一试!

0
回复
ope8363744
LV.2
12
2011-04-23 13:46
@asouth
加1K与471再试一试!

依然一样

0
回复
asouth
LV.8
13
2011-04-23 15:11
@ope8363744
依然一样
把原理图传上来看看!
0
回复
ope8363744
LV.2
14
2011-04-23 17:04
@asouth
把原理图传上来看看!

  

0
回复
asouth
LV.8
15
2011-04-24 09:34
@ope8363744
[图片][图片]  

R5是1.2K还是12K?R5换成1K,C6换成680P,R40R41R42R43就用一个1R的取样电阻,试试!还有输出电感L2是80UH?改成8UH看看.

 

0
回复
liuhou
LV.9
16
2011-04-24 17:05
@asouth
R5是1.2K还是12K?R5换成1K,C6换成680P,R40R41R42R43就用一个1R的取样电阻,试试!还有输出电感L2是80UH?改成8UH看看. 
看看有没有效果。。
0
回复
高等数学
LV.10
17
2011-04-24 20:23
@ope8363744
我把电流做小 这个毛刺就能消除。。。。
电流做小,进入DCM模式,所以振荡消失。
0
回复
高等数学
LV.10
18
2011-04-24 20:24
楼主,你的这个应该是次谐波振荡了,加斜坡补偿吧。
0
回复
ope8363744
LV.2
19
2011-04-25 13:57
@asouth
R5是1.2K还是12K?R5换成1K,C6换成680P,R40R41R42R43就用一个1R的取样电阻,试试!还有输出电感L2是80UH?改成8UH看看. 

你好,R5是1.2K,C6是1000P   ,R40R41R42R43用一个1R的 电流根本上不去。我设计的时候峰值电流有3A多。L2我没加

0
回复
zhenxiang
LV.10
20
2011-04-25 14:01
@高等数学
楼主,你的这个应该是次谐波振荡了,加斜坡补偿吧。

按说这个是可以控制在占空比小于0.5的 怀疑是布板原因导致干扰到电流取样

0
回复
ope8363744
LV.2
21
2011-04-25 14:58
@zhenxiang
按说这个是可以控制在占空比小于0.5的怀疑是布板原因导致干扰到电流取样

占空比是小于0.5的。大波占空比大约35%,小波5%左右

0
回复
asouth
LV.8
22
2011-04-25 15:21
@ope8363744
你好,R5是1.2K,C6是1000P  ,R40R41R42R43用一个1R的电流根本上不去。我设计的时候峰值电流有3A多。L2我没加
60W峰值电流有3A多?我的12V5A设计的时候好象没怎么大?我用0.5R的.
0
回复
ope8363744
LV.2
23
2011-04-25 17:02
@asouth
60W峰值电流有3A多?我的12V5A设计的时候好象没怎么大?我用0.5R的.
   我不太会设计变压器,就自己边学边弄的
0
回复
zhenxiang
LV.10
24
2011-04-25 21:56
@ope8363744
占空比是小于0.5的。大波占空比大约35%,小波5%左右

建议上传版图看下,  具体看下芯片的定频引脚和电流取样引脚处得布线

0
回复
高等数学
LV.10
25
2011-04-25 22:01
@ope8363744
占空比是小于0.5的。大波占空比大约35%,小波5%左右
那你顶楼的图画的就不准确了。
0
回复
mjun
LV.7
26
2011-08-06 11:59

楼主,你在调试的时候有没有出现变压器啸叫的情况?如何解决这个问题?

 

0
回复