• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

开关电路设计

大家好,做了一个mos管开关电路,目前有个问题,输入电压范围比较宽7-50v,当输入7v时由于pmos管导通电压Ugs要低于-3v,求大家出个主意怎么增加个电路满足上述设计要求

全部回复(2)
正序查看
倒序查看
2017-02-21 15:32

用這電路看看:

你這應該是做過電壓開關用, 怕的是落地電阻用小時, 消耗太大....

這電路原理:

送電初期Q2導通, Q5,Q3組成一個恆流源, 恆流電流由Q5_Vbe / R4而來, 此時, Q1_G對地電壓最少為(Q3截流時) = 

(7V * 10K / (10K + 20K))+ Q2_Vset+Q3_Vbe = 2.3+0.2+0.6 = 3.13     Q1_VGS = 7 - 3.13 = 3.86V

最高電壓為 (7*100 / 100+20K) + Q2_Vset

當電壓升高, R4, 與Q3 會以等電流方式拉高電壓, 其中, 當穩壓管導通後, 其與恆流路逕一致, 則最大流過電流為6mA, 但R4值可改;;;;最大功率損耗來自於: 當輸入50V時, Q1_VGS箝位22V, 則Q3, R42端損耗為

(Q3_Vbe / R42) * ( 50V - 22V) = 6mA * 28V = 0.168W

當電壓超過Q4設定點, Q4導通將Q2截止, 則Q3, Q5迴路截止, Q1關閉.....

這電路為理想值, 當設定電壓到達時, 電晶體會有線性區, 所以截止時怕會有震盪發生, 若有此情形, 於R7並聯一顆電容.....

0
回复
2017-10-27 10:21
恭喜被添加到社区经典图库,并获得1积分
http://www.dianyuan.com/bbs/classic/
0
回复