• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

这电路可否实现升压?

各位大侠指点下,如下电路可否实现升压?谢谢!

 

全部回复(16)
正序查看
倒序查看
肖乐
LV.6
2
2016-06-16 15:24

有在线的大侠帮忙看下,谢谢!

0
回复
2016-06-16 15:44
左边输入AC220的话,看起来像个BOOST电路,如果IC能工作,右边的接口怎么是+48VDC?
0
回复
肖乐
LV.6
4
2016-06-16 16:05
@417zhouge
左边输入AC220的话,看起来像个BOOST电路,如果IC能工作,右边的接口怎么是+48VDC?

谢谢版主光顾,这电路原意是输入90-264Vac, 输出为Vin+48V。也就是输出电压跟随输入电压加48V。现开机IC一直On/off状态。

版主,电路工作在Toff时放电回路可行吗?

0
回复
2016-06-16 18:38
@肖乐
谢谢版主光顾,这电路原意是输入90-264Vac,输出为Vin+48V。也就是输出电压跟随输入电压加48V。现开机IC一直On/off状态。版主,电路工作在Toff时放电回路可行吗?
IC一直On/off状态,看看是IC的VCC不够,还是输出电压稳定了,在burst mode 工作。
0
回复
肖乐
LV.6
6
2016-06-16 20:41
@417zhouge
IC一直On/off状态,看看是IC的VCC不够,还是输出电压稳定了,在burstmode工作。
VCC供电没有问题,就是电感放电时FB过压保护了,不晓得怎么处理
0
回复
2016-06-17 08:19
@肖乐
VCC供电没有问题,就是电感放电时FB过压保护了,不晓得怎么处理
FB那个是电流检测的还是做电压检测的,可以改R9电阻值来调整参数。
0
回复
肖乐
LV.6
8
2016-06-17 09:50
@417zhouge
FB那个是电流检测的还是做电压检测的,可以改R9电阻值来调整参数。
FB是检测电压的,CS是检测电流的。
0
回复
major83
LV.2
9
2016-06-17 10:40
这个是可以实现升压的,这是一个boost拓扑结构。但这IC有个地方我弄明白,就是你的FB采样是采样DC电压的还是采样开关周期的TOFF时间上,如果是采样TOFF时间上来判断输出电压,可调节FB上或者下偏置电阻来解决FB过压保护;如果你的FB是采样输出DC电压的,那FB电阻就不应该接在反馈绕组上,应该接到输出端去!
0
回复
肖乐
LV.6
10
2016-06-17 13:48
@major83
这个是可以实现升压的,这是一个boost拓扑结构。但这IC有个地方我弄明白,就是你的FB采样是采样DC电压的还是采样开关周期的TOFF时间上,如果是采样TOFF时间上来判断输出电压,可调节FB上或者下偏置电阻来解决FB过压保护;如果你的FB是采样输出DC电压的,那FB电阻就不应该接在反馈绕组上,应该接到输出端去!
这个芯片是PSR控制,所以电路FB脚采集的是Toff时辅助绕组的电压。调节FB上下偏电阻怎么保证Vout=Vin+48V?
0
回复
major83
LV.2
11
2016-06-17 14:09
@肖乐
这个芯片是PSR控制,所以电路FB脚采集的是Toff时辅助绕组的电压。调节FB上下偏电阻怎么保证Vout=Vin+48V?
知道芯片功能就好说。Toff时,输出电压=Vin(DC)+VL(main)+VF,VL(main)=VCC*Nmain/Nvcc,Vcc=Vfb/Rfb_lower*(Rfb_upper+Rfb_lower),这样或许可以得到DC+48V的输出。L(main)是变压器的主绕组,VF是指整流二极管正向压降。
0
回复
肖乐
LV.6
12
2016-06-17 23:59
@major83
知道芯片功能就好说。Toff时,输出电压=Vin(DC)+VL(main)+VF,VL(main)=VCC*Nmain/Nvcc,Vcc=Vfb/Rfb_lower*(Rfb_upper+Rfb_lower),这样或许可以得到DC+48V的输出。L(main)是变压器的主绕组,VF是指整流二极管正向压降。
谢谢major83,您说Vout=Vin(DC)+VL(main)+VF, 电路设计是想要得到Vl(main)=48V.  可我觉得这推导逻辑是否相反了,FB脚只是检测主绕组放电完成时,辅助绕组相应得到的拐点电压,从而控制Vl(main)电压=48V,而FB脚本身并没有钳位功能只有检测功能。现在问题是Lm放电时是以Vin+48V在放,那辅助绕组得到的电压就是Vin+48V/Nmain, 这个电压在FB脚就很容易产生OVP保护了。所以不知道怎么处理?
0
回复
major83
LV.2
13
2016-06-20 09:54
@肖乐
谢谢major83,您说Vout=Vin(DC)+VL(main)+VF,电路设计是想要得到Vl(main)=48V. 可我觉得这推导逻辑是否相反了,FB脚只是检测主绕组放电完成时,辅助绕组相应得到的拐点电压,从而控制Vl(main)电压=48V,而FB脚本身并没有钳位功能只有检测功能。现在问题是Lm放电时是以Vin+48V在放,那辅助绕组得到的电压就是Vin+48V/Nmain,这个电压在FB脚就很容易产生OVP保护了。所以不知道怎么处理?
PSR的芯片呢,通过FB的采样电压判断输出电压,一般是反馈绕组的漏感尖峰过后采样FB的电压,再进行调整duty或者频率。在开关管关闭时,boost变压器主绕组的电压VL=Vout-Vin(DC)-Vf,反馈绕组耦合到的电压=Nvcc/Nmain*VL的。出现FB的OVP现象,可能是芯片的采样或者芯片内部调整方式不适合做这种拓扑结构,一般Boost拓扑结构的输出采样是采样输出的DC电压,这样做输出电压的精度很高(至少比采样反馈绕组的精度高)。
0
回复
肖乐
LV.6
14
2016-06-22 13:47
@major83
PSR的芯片呢,通过FB的采样电压判断输出电压,一般是反馈绕组的漏感尖峰过后采样FB的电压,再进行调整duty或者频率。在开关管关闭时,boost变压器主绕组的电压VL=Vout-Vin(DC)-Vf,反馈绕组耦合到的电压=Nvcc/Nmain*VL的。出现FB的OVP现象,可能是芯片的采样或者芯片内部调整方式不适合做这种拓扑结构,一般Boost拓扑结构的输出采样是采样输出的DC电压,这样做输出电压的精度很高(至少比采样反馈绕组的精度高)。
如果是简单从原理上分析,这Boost电路跟Fly-back工作原理接近。
0
回复
2016-07-01 10:35
已经被添加到社区经典图库喽
http://www.dianyuan.com/bbs/classic/
0
回复
肖乐
LV.6
16
2016-07-02 11:57
@电源网-fqd
已经被添加到社区经典图库喽http://www.dianyuan.com/bbs/classic/
谢谢!
0
回复
肖乐
LV.6
17
2016-07-02 12:03
@major83
PSR的芯片呢,通过FB的采样电压判断输出电压,一般是反馈绕组的漏感尖峰过后采样FB的电压,再进行调整duty或者频率。在开关管关闭时,boost变压器主绕组的电压VL=Vout-Vin(DC)-Vf,反馈绕组耦合到的电压=Nvcc/Nmain*VL的。出现FB的OVP现象,可能是芯片的采样或者芯片内部调整方式不适合做这种拓扑结构,一般Boost拓扑结构的输出采样是采样输出的DC电压,这样做输出电压的精度很高(至少比采样反馈绕组的精度高)。
谢谢major83,这个电路电路经过多次实验确定没办法实现升压。该电路 

需要加个电解给主绕组提供放电回路,保证主绕组为48V电压放电。因为该方案是输出恒压方案,只有保证放电电压恒定,芯片FB才不会OVP保护。如果不接那颗电解,放电电压为Vout-Vindc),理论上Vout=Vin(dc)+48V,而实际上输出接有电解,Vout,而且Vin(dc)电压是随输入电压在变化的,所以Vout-Vin(dc)并很难得到理论值48V,所以FB很容易产生OVP保护。

不过升压后带能力很差,输出电压跌得厉害而且PF不高。

0
回复