• 回复
  • 收藏
  • 点赞
  • 分享
  • 发新帖

CR6853做的12v/2A开关电源断开负载时变压器有“哒哒”声

各位高手,请教一下,用CR6853做的12v/2A开关电源断开负载时变压器有“哒哒”声,不知是哪里保护了,mosfet管5N60,电流取样电阻0.56/2W 工作频率132k  变压器初级85T,反馈12T,次级8T,待机正常,带载正常,断开负载变压器发出哒哒的声音,请各位高手们指点一下如何整改,多谢。

全部回复(9)
正序查看
倒序查看
2013-11-18 11:10
应该是辅助供电问题,带载后突然断开负载,就处于不断启动和停止状态,加死负载应该就好了
0
回复
2013-11-18 11:16
也可以在光耦1、2脚间加个几百欧电阻,或者适当增加辅绕匝数。
0
回复
zhm7606
LV.1
4
2013-11-18 11:40
@rj44444
应该是辅助供电问题,带载后突然断开负载,就处于不断启动和停止状态,加死负载应该就好了
加了一个1k的负载电阻故障依旧,我换了一个样机上的变压器也是这种现象,还是在电路板上加了一个假负载,排除了,多谢各位帮忙。
0
回复
DCAC
LV.4
5
2013-11-19 08:08

这个的情况应该是VCC电压低了 你的工作频率较高  占空比一定要合适才行区   EF20 这个变压器做12V2A  70K的频轻松做到

 

0
回复
民展微
LV.4
6
2013-11-19 09:20
您好,这方面问题可以跟我司FAE探讨下,PR9853直接替代CR6853,价格实惠,技术支持到位!欢迎联系私信哦
0
回复
zezz
LV.3
7
2013-11-19 11:49
@民展微
您好,这方面问题可以跟我司FAE探讨下,PR9853直接替代CR6853,价格实惠,技术支持到位!欢迎联系私信哦

看是不是动态不是很好,可以把输出电感L2去掉看看,我看你把光偶的启动电阻接在电感之后是不正确的。

应接地电感之前,要不然带载时产生压差,你的输出纹波都有点不正常,特别是的轻负载时。

0
回复
kaoloo
LV.7
8
2013-11-19 16:09
对于你的问题,可以直接找我们深圳的FAE给你解决的。这个IC的工作频率一般是65k左右的。如果有需要,直接通过电话联系我13808078660,蒲生。
0
回复
2013-11-19 16:44

可能有两个原因:

1,可能是辅助供电的远点,空载状态下,VCC电压拉低,致使模块不断进行重启,可适当增大VCC供电电容试试看,也可增加辅助绕组的圈数,可参照IC的特性来进行添加。

2,可能是电压反馈环路造成,环路增益偏小,可在FB脚到地的电容之间(图上看好像是C18)窜接一个电阻(1K左右),可在环路的传递函数中增加一个零点。

0
回复
kaoloo
LV.7
10
2013-11-19 17:18

我把CR6853的设计指导书中的一段拷贝给你:

1).芯片在设计初始为了降低系统在空载或较轻负载状态下系统整机的功率损耗,系统正常工作时CR6853 FB 端允许的最大的输出电流IFBmax≈0.5mA,最小工作电流 IFBmin≈0.18mA;即流过光耦接收端集射极的电流Ic 最大为 0.5mA 左右,最小为0.18mA 左右。假设光耦的最大传输比CTR=0.8,系统二次侧(次级) TL431 的工作电流仅由流过光耦发射端二极管的电流IF 提供,那么通过Ic 折算到流过光耦发射端二极管的电流IF 最大仅为0.63mA,这个电流将无法满足TL431 的最小工作电流(1mA),所以在系统设计时,使用CR6853 设计的系统必须给次级TL431 提供一个常态偏置电阻(图2.5 反馈控制电路中的Rbias),使 TL431工作在正常的状态,否则系统的负载调整率或其他性能可能会发生异常,在12V 输出的系统中,考虑空载或轻载时系统的损耗因素,推荐使用的偏置电阻阻值为2.2K。

2).当 VFB=0.9~1.4V 时系统工作在CRM 工作模式,如果系统出现可听及的异音,请先检查系统是否工作正常,如果你确认无误,请检查系统缓冲吸收回路中的电容材质,如果使用的是普通压电陶瓷电容,那么当系统在CRM 工作状态时电容由于发生压电效应而产生异音是很可能的。这时请更换电容的材质,如 MYLA,PEA,MEF 或 CBB 等薄膜类电容;考虑成本及电容体积大小的因素,我们推荐使用MYLA(缇纶)电容,在保证吸收回路效果的前提下可以通过调整缓冲吸收回路中的电阻阻值来减少该电容的值有利于缩小电容体积及降低系统成本。

3).当系统工作在满载的情况下,如果系统出现可听及的异音时,请检查系统是否工作正常,如果你确认无误,请检查芯片的 FB 端的电压波形是否较平滑,如果发现较大的干扰请检查系统的PCB layout 是否合理,对于较小的干扰可通过外加滤波网络进行抑制,如图1.7.2 中的RFB及 CFB组成的低通滤波器,这里RFB,CFB 的取值不宜过大,比如47 Ohm,1000 PF;根据系统的实际情况,RFB 可以为0 Ohm。RFB,CFB 的取值会影响系统的 图1.7.2 FB低通滤波器环路稳定,一般CFB 的取值建议要≤4700PF。

4)、当系统工作在输出空载,轻载或满载转空载的情况下,如果发现输出端电压在较大范围内波动时,首先确定电路设计、PCB layout 是否正确及环路是否稳定,如果确定无误,请再次检查变压器给芯片供电的辅助绕组是否能保证系统在输出空载或轻载的情况下芯片VDD 端的电压在 8.8V(UVLO 典型值)以上,否则系统可能工作在UVLO 临界状态。值得注意的是变压器辅助线圈在设计时需要把与VDD 端相连的整流二极管的管压降以及限流电阻的压降考虑进去,另外还要考虑变压器层间耦合系数/强度的关系;耦合较弱时,空载时芯片VDD 端电压值较低,容易进入UVLO 状态,但是满载状态下VDD 端电压上升较少;耦合过强,对提高空载时芯片VDD 端电压稳定系统有较大的帮助,但满载状态下VDD 端电压上升较多,容易让芯片进入OVP 状态。考虑到系统满载瞬间转空载或空载瞬间转满载时由于能量瞬变导致 VDD 端电压下冲误触发 UVLO的原因,在系统允许的输入电压范围内且系统输出为空载时建议芯片VDD 端电压要>11.5V,特别要注意高端输入电压如264V/50Hz 时的情况。

0
回复