微软公司宣布不再支持你正在使用的 IE浏览器,这会严重影响浏览网页,请使用微软最新的Edge浏览器
厂商专区
产品/技术
应用分类

LDMOS器件静电放电失效原理

2018-08-29 10:35 来源:互联网 编辑:niko

本文首先探讨了LDMOS器件在静电放电脉冲作用下的失效机理,阐述了LDMOS在快速静电放电脉冲作用下的电流集中和器件局部温度过高导致的金属接触孔熔融等现象以及静电放电脉冲过后的器件性能退化乃至烧毁的问题。之后通过对不同器件结构LDMOS的静电放电防护性能的分析对比,指出带埋层的深漏极注入双RESURF结构LDMOS器件在静电防护方面的优势。

1 静电放电脉冲作用下的LDMOS器 件失效

1.1 LDMOS器件的静电放电及其损伤的原理

LDMOS器件作为输出驱动器件,尺寸较大,当寄生npn管完全导通时可以承受较大的静电放电电流,因此与常规MOS器件相比具备一定的自保护能力,标准CMOS工艺下的LDMOS器件典型结构如图l所示。图2为LDMOS器件在静电放电脉冲下的,-V特性曲线,当正向静电放电脉冲来临,漏源电压达到寄生npn晶体管导通所需的触发电压Vn.,时,n型外延层/p阱形成的pn结将发生雪崩击穿,碰撞电离产生的空穴电流会使p阱和源之间的pn结正偏,寄生npn管导通,电子从源极发射进入阱区。这些电子在源漏电场的作用下加速,使得载流子碰撞电离概率增加,从而形成更多的电子空穴对,漏源电流逐渐增大。当其超过维持电流时,器件将进入寄生npn管完全导通的大电流工作区,此时LDMOS器件将吸收大量的静电放电脉冲电流[5]。随着电流持续增加,器件温度不断升高以至于达到Si的熔点,LDMOS器件发生二次击穿损坏,其中I2为二次击穿电流。因此,只要LDMOS在静电放电脉冲作用时能够很快导通进入寄生npn管工作区,泄放静电放电电流,就可以起到保护器件自身和内部电路的作用。

QQ20180829-104039

1.2 LDMOS器件在静电放电脉冲下的失效分析

LDMOS器件在理论上具备一定的抗静电放电冲击能力,然而实际TLP(transmission line pulse)测试结果却并不十分理想。静电放电脉冲引发的LDMOS器件可靠性问题主要有两种:局部电流过大引起的软击穿和电导调制效应导致的二次击穿。

软击穿是指器件在发生硬击穿也即二次击穿前衬底漏电缓慢增加而引发器件可靠性问题的现象。图3为40 V LDMOS器件在不同栅压下的TLP测试曲线,从图中可以看出寄生npn管的二次击穿并没有十分明显的转折点,为此本文将泄漏电流达到100 nA作为发生二次击穿的标志,此时的IDS作为二次击穿电流。如图4所示,当泄漏电流为100 nA时,漏极电流密度为9 mA/um,在栅宽W为136 um的测试条件下约为1.2 A[7。然而当,t2急剧增加时,衬底泄漏电流表现出一个缓慢增加的过程,此种迹象表明LDMOS器件在发生二次击穿前性能已经开始退化,泄漏电流不断增加,即出现所谓的软击穿现象。分析表明,这是由LDMOS器件过早出现的局部范围内的大电流即电流丝引起的,并且这种击穿的影响在静电放电脉冲过后仍然存在,因此使器件的性能和可靠性降低。

QQ20180829-104304

图5为LDMOS器件在静电放电脉冲作用下漏极发生二次击穿而烧毁的情形。分析得出,由于寄生npn管导通时会有大电流流过源漏注入区和漂移区/p防形成的耗尽区,引发局部加热现象。当该点温度超过一定限度时将会在耗尽区内形成电流丝或热点,使得耗尽区中局部区域的电压降低,从而终止其周围区域的雪崩击穿,此时流过该点的电流会受到从金属接触孔到该点的等效电阻的限制。然而,尽管电流受到了一定的限制,电流丝引起的局部过热和耗尽区内电压的降低将会使该点电流持续增加,使得金属接触和耗尽区的温度不断上升,电流丝扩展到整个源漏注入区域。一旦电流扩展到金属接触孔,电导调制效应会使注入区和漂移区的电阻急剧降低,从而失去对电流的限制作用。此时,流过该区域的电流就会突然增加,最终导致Si和金属接触窗烧熔。

QQ20180829-104559

2 LDMOS器件结构和尺寸对其静电放电防护性能的影响

2.1 栅宽的影响

对于功率器件来说,增加栅极宽度可以提高其电流驱动能力,使得在同样的条件下器件能流过更大的电流。然而,LDMOS器件的静电放电防护性能并不随着器件栅宽尺寸的增加而改善,相反却有着恶化的趋势,并且在多栅极条的情况下更加严重。图为实际测量的LDMOS器件在不同栅压下二次击穿电流I随栅宽变化关系曲线图,Io无论在何种偏置条件下均随W增加呈明显的下降趋势。图7为栅宽为4 000 um、栅极条数为96的LDMOS器件在不同栅压下失效曲线[13]。由图可以看出该结构的器件在源漏电压到达触发电压Vn时就开始损坏,完全失去了LDMOS器件的抗静电放电脉冲击穿能力。分析表明,多晶Si栅电阻和寄生电容的存在,去使静电放电脉冲到各个栅极条的延时不同[14]。因而,在静电放电脉冲作用的几十个纳秒内,各栅极条上的电压不同,从而导致静电放电泄放电流集中在最早导通的栅极条上,该区域内的温度急剧升高,在寄生npn管完全导通前LDMOS器件过早发生击穿失效。上述现象表明,在静电放电脉冲作用下,LDMOS器件表现出的电流丝效应和各栅极条的非均匀导通现象在多栅极条情况下更加严重,会在整个器件进入大电流工作区域前将其破坏。因此,仅仅依靠增大栅宽或增加栅极条数不能使二次击穿电流Tn显著增加,因而无法明显改善LDMOS器件的静电放电防护性能。

QQ20180829-104824

标签: LDMOS 静电 放电

声明:本内容为作者独立观点,不代表电源网。本网站原创内容,如需转载,请注明出处;本网站转载的内容(文章、图片、视频)等资料版权归原作者所有。如我们采用了您不宜公开的文章或图片,未能及时和您确认,避免给双方造成不必要的经济损失,请电邮联系我们,以便迅速采取适当处理措施;欢迎投稿,邮箱∶editor@netbroad.com。

相关阅读

微信关注
技术专题 更多>>
研发工程师的工具箱
智慧生活 创新未来

头条推荐

电子行业原创技术内容推荐
客服热线
服务时间:周一至周五9:00-18:00
微信关注
获取一手干货分享
免费技术研讨会
editor@netbroad.com
400-003-2006